水平/垂直帰線期間中はVRAM/PCGにCPUがアクセスできるよう、両者のアドレス端子とデータ端子をバスにつなぎます。 一方、モニタが可視範囲を走査中はVRAMのD0~7からキャラクタID(文字ならASCIIコード)が出て、PCGのA3~A10に入っていきます。 ここにデー…
引用をストックしました
引用するにはまずログインしてください
引用をストックできませんでした。再度お試しください
限定公開記事のため引用できません。